数字电子技术基础期末试题及答案.docx
《数字电子技术基础期末试题及答案.docx》由会员分享,可在线阅读,更多相关《数字电子技术基础期末试题及答案.docx(8页珍藏版)》请在第壹文秘上搜索。
1、数字电子技术基础期末试题一、AM(本大黑共12个小题,每小题2分,共24分.在每小题给出的四个选项中,只有一项是符合JB目要求的,请将所选的答案标号填在J后的括号中内)1、逻辑函数F(A、B、O=AOB+AC的最小项表达式为A,F=Xm(0、2、5,7)B.F=ABCACC、F=XmD、F=Xm(0、1、2、6、7)2,逻辑函数F(A.B、C,D)=Xm+d(12.14,15)的最简与或式为()A、F=B+CDB、F=BC+CDC.F=CD+CD、F=AC+CD3、逻辑函数F=5e+C(O+4)的反函数是()a,f=(b+o(c+7)A)b、77=B+cc+DC、F=BC+C(D+A)D、F=
2、B-CC+D4,已知逻辑变家A、B、F的波形图如图4所示,F与A、B的逻辑关系是()b-in图4A、F=ABC、F=ABBsF=ABD、F=AB5、已知逻辑函数F的卡诺图如图5所示,能实现该函数功能的电路是1BB1BBABCD6、三态门电路如图6所示.输出F为(A、低阻C.AWB、尚阻D.17、OC门电路图如图7所示,该电路Ul完成的功能是()A、F=AliCF=IB、F=A8+CD.F=AB-C8、一个十六选一的数据选择器,其地址输入端的个数为()A、2个B、3个C、4个D、5个9、下列逻辑电路中,JR千组合逻辑电路的是(A、计数器B、触发器C、寄存器D、译码器10.只有智松态的电路是()A
3、、单稳态触发器Bx多谐振荡器Cx施南特触发器D、定时器11、Hln个触发器构成的移位寄存,组成扭坏形计数器时,其进位模为()A、nB、2nC、n?D、212、RoM中的内容,当电源掉电后又接通,存储器中的内容()A、全就改变B、全部为0C、全部为1D、保持不变二、填空题(本大题共8个小JB,每空I分,共16分)13、二进制数(1011.100112转换为八进制数为,转换为十六进制教为。14、在八位DjA转换电路中,设VREF=-5V,输入数字量:由-曲为全I时对应的输出电压值VO=,小4为IoanoOo时府=,15、已知逻辑函数F=ABB,它的.与我达式为,与非-与非表达式为。16.RS触发器
4、的特征方程是.约束条件是。17、在图17所示可编程阵列逻辑(PA1.)电路中,Y1=.18、TT1.与非门空载时,输出商电平Ual约为V,输出低电平Uo1.约为V,19.555定时静构成的66定特触发器,若电源电质VcC=I2V.电压捽制堆经0。WF电容接地,网上触发电平Un=V,下触发电平Ut-=V.20、若RoM具有10条地址战和8条数据城,则存储容量为,可以存储个字.三、分析、计算题(每小题5分,共30分)21 .写出图21三态门电路F的函数表达式22 .化简逻辑函数:/=A/?+4/?+/?C+“C(方法不限23 .分析由图23所示4选1数据选择器741.S153组成的新合逻轨电路,写
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子技术 基础 期末 试题 答案