《数字电子技术》课期末考试复习题...docx
《《数字电子技术》课期末考试复习题...docx》由会员分享,可在线阅读,更多相关《《数字电子技术》课期末考试复习题...docx(9页珍藏版)》请在第壹文秘上搜索。
1、(6D4位二进制计数器也是一个十六分频电路.()(65)双向移位寄存器可同时执行左移和右移功能.()(71)施密特触发器可用于将三角波变换成正弦波,(X)(72)施率特触发器有两个稳态。(73)多谐振荡!的输出信号的周期与Bl容元件的参数成正比.)(74)石英晶体妥谐振荡器的振荡频率与电路中的R、C成正比。X)(75)单稳态触发器的竹稳态时间与输入短发脉冲宽度成正比。(82)双枳分型A,D转换涔的转换精度高、抗干扰实力强,因此常用于数字式仪表中。(J)(3)采样定理的规定是为了能不失真地发瞳原模拟信号,而又不使电路过于困难.()(84A/D转换涔完成一次转换所需的时间越小,转换速度越慢.(85
2、)A/D利换器的二进制数的位数越多,量化单位越小。(J)得分评卷入三、单事出WB(每小鹿分,共分,将对的序号坎入括号内,好小册只有一个选项是对的,多选无效)(I)要使与门输出恒为0,可将与门的一个输入端,A.接0B.按1C.接0、1都可以D.输入端并联(2)要使或门输出恒为1,可将或门的一个输入端A.接0B,按1C.接0、1都可以D.输入端并联(3)要使异或门成为反相涔时,则另一个输入端应接(B),A.接0B.接1C接0、I都可以D.两输入端并联(4)集电极开路门(OC1在运用时.愉出般通过电Hl接通.A.地B.电源C.输入端D.福不对(5)以下电路中套用于总线应用的有l_D_bA.OC11B
3、.CMOS与非门C.漏极开路门D.TS1.门指出下列各式中哪个是3变JItAHC的最小(B),.ABB.ABCC.ACD.A+8(22选辑项施C5色逻辑相邻友为(八)A.AliCDB.ABCDC.ABCDD.ABCD(23)实现逻转函数Y=后F须要用(B)A.两个与非门B.三个与非门C.两个或非门D.三个或非门(24)使逻辑函数取值=/+5C+q)为I的变量取值是(C)A.OOIB.IOIC.OilD.Ill(25)函数匕A88C+AC与Y2=X万+正+正.A.互为对偶式B.互为反函数C.相等D.A、B、C都不对(31若在编码器中有50个编码时象,则要求检出二进制代码位数为(B)位.B.610
4、D.50(32)一个I6选一的数据选择器,其地址输入(选择限制输入)然有(C)个。A.IB.2C.4D.16(34)用四选一数犯选择器实现函数Y=AAo+Xo,应使(八).A.D0=D2=O.D=J=1B.D0=D2=I./Ji=D3=OC.D0=Di=O./Ji=D3=ID.Dn=Di=I.D2=Di=O(35)八路数据安排器,其地址输入端有(C个。A.IB.2C.3D.-1E.8(41)IolO的基数是(B)A、10B.2C,16D、随意数(42)二进制数的权值是D)A、10的麟8、8的麟C、16的和D、2的知(43)和4位串行进位加法器相比,运用4位超前进位加法器的目的是(B)A、完成4
5、位加法运算B,提高加法运舞速度C、完成中并行加法运算D,完成加法运免自动进位(44)能对:进利数进行比较的电路是(八)C、数据选择器D,编码器B.8个半加零组成D、16个全加器组成D.8A.数值比较器B,数据安排器(45) 8位串行进位加法器由(AA,8个全加器组成C、4个全加器和4个半加器组成(5!)存储8位二进制信息耍0l个触发器,A.2B.3C.4(52)对于JK触发器,若J=K,则可完成触发器的逻轼功能.A.RSBDC.T(53欲使JK触发器按Qn-=Q工作,可使JK触发器的输入ABDF.AJ=K=OBJ=QtK=QCJ=Q1K=QDJ=Q1K=OEJ=OtK=Q(54)欲使D触发器按
6、Qe=B工作,应使输入D=_D_.A.0B.lC.QD.Q(55)为实现物JK触发零转换为D触发渊.应使AAJ=D.K=DB.K=DJ=DCJ=K=DDJ=K=D(61)同步计数器和异步计数器比较,同步计数器的显岳优点是A,A.工作速度离B.触发器利用率高C.电路简洁I).不受时钟CP限制.(62把一个五进制计数零与一个四进制计数器串联可得到进制计数湍.,.4B.5C.9D.20(63)8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。B.2C.4D.8(64) 一位842IBCD码计数器至少须要B个触发器。A.3B.4C.5D.10(65)加/减计数器的功能是(八)A.既能进行
7、加法计数又能进行减法it数B.加法计数和减法计数同时进行C.既能进行二进制计数又能进行十进制计数D.既能进行同步计数又能进行异步计数(71) 一谐抿落器可产生B.A.正弦波B.矩形脓冲C.三角波D.锯齿波(72)石英晶体多谐振荡涔的突出优点是JA.速度离B.电路简沽C.振荡频率稔定D.输出波形边沿陡的(73)555定时器可以组成ABC.A.多谐振荡器B.总稳态触发器C.施密特触发器D.JK触发港(74)用555定时器组成施密特触发器.当输入限制端CO外接1OY电压时.回差电压为B.A.3.33VB.5VC.6.66VD.IOV以下各电路中,可以产生脉冲定时。A.多谐振荡器B.单稳态触发器C.施
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字电子技术 数字 电子技术 期末考试 复习题