浅谈现代集成电路28nm芯片制造工艺A(前端FEOL).docx
《浅谈现代集成电路28nm芯片制造工艺A(前端FEOL).docx》由会员分享,可在线阅读,更多相关《浅谈现代集成电路28nm芯片制造工艺A(前端FEOL).docx(22页珍藏版)》请在第壹文秘上搜索。
1、浅谈现代集成电路28nm芯片制造工艺A (前端FEO1.)全球90%以上集成电路都是CMOS工艺制造的,经历了半个多世纪发展进化,芯片集成度从一个芯片包含几十个器件 进化到几十亿个器件。从上世纪60年代MOS器件采用铝栅工艺,70年代采用了硅栅工艺,铝线互连,进化到现代集成电 路采用高K金属栅、超低k介质多层铜线互连,以及FD-SO1.和FinFET立体结构。制造工艺也越来越复杂。下面就纳米级 体硅平面型CMOS集成电路工艺流程,展现芯片先进制程不断丰富现代集成电路制造工艺。1)现将几种先进制程工艺简介如下:1.1 高k金属命HKMG:随着集成度不断提高,器件几何尺寸不断缩小,工艺也在不断改进
2、。经过50多年发展,集成电路 制造过程工艺越来越复杂,先进制程不断完善。首先为了抑制短沟道效应,提高栅极对沟道的控制能力,提高栅极电容, 栅氧化层厚度不断减薄。对于厚度大于4nm的栅氧化层,Si2是理想的绝缘体,不会形成栅漏电流。当纯二氧化硅厚度 小于3nm时,衬底的电子以量子形式穿过栅介质进入栅极,形成栅极漏电流。(量子隧穿)栅极漏电导致功耗增加,IC 发热且阈值电压飘移,可靠性降低。为提高介质绝缘特性,当特征尺寸达到0.18m时采用氮氧化硅代替二氧化硅。特征 尺寸进入90nm节点,单纯缩小厚度不能满足器件性能的要求了,于是采用提高氮氧化硅含氮量以增加介电常数匕但 SiON厚度低于14A会严
3、重遂穿,栅极漏电剧增。45nm节点之后氮氧化硅已经不能满足mos器件正常工作的要求,开始 使用高k介质HfO2代替SiON来改善栅极漏电问题,同时采用金属栅解决费米能级钉扎和多晶硅栅耗尽问题。尽管在 0.35m技术节点开始采用掺杂多晶硅与金属硅化物(WSi)金古(银)多晶硅化物栅叠层代替多晶硅栅,降低了多晶硅栅 的电阻。但金属栅电阻要比金属硅化物还要小。高k金属栅HKMG.采用高k介质材料替代Si2。二氧化硅k=3.9,氮氧化硅k=47,高K介质(Hfo2和,HfSiON) = 15250同样等效氧化层厚度时,高k材料的物理厚度是SiOz的36倍。因此用较厚的高k介质即避免了隧穿,又降低了等效
4、氧化层厚度,所以能有效控制栅极通断。EOT= (kkh) ThJHKMG分为前栅工艺和后栅工艺,45nm及以下HKMG由前栅工艺,(多晶硅栅中嵌入高k介质)技术取代了 SiON 作为栅氧化层。特征尺寸28nm及更小时,采用栅后工艺,(置换金属栅)。后栅工艺是先制作多晶硅临时栅和栅氧化层, 在I1.D完成之后刻蚀掉多晶硅临时栅和栅氧化层,由HKMG填充原来多晶硅栅极的位置。工艺对台阶覆盖均匀度要求高, 要用原子层淀积A1.D淀积高k介质和分别适合pmos与nmos功函数金属。PMe)S金属栅采用TiN,(或TaN)NMOS采用TiA1.N (或TaA1.N)作为功函数金属层。后栅工艺在淀积完功函
5、数层后,要淀积阻挡层/粘附层Ti/TIN,在CVD铝子晶层之后再淀积铝将金属栅极连接出去(用热铝)。本文后面图示较详细的制造过程。1.2 .避免热载流子注入采用轻掺杂漏1.DD:为了提高集成度、提高工作速度降低功耗,器件尺寸不断缩小,但工作电压没有按比率缩小,60年代栅长1.g=20m,工作电压5V,当栅长1.=0.35m时工作电压3.3V,栅长1.g=45nm时工作电压IV。(栅长缩小20m45nn=444倍,而电压缩小5V1V=5倍)可见工作电压没有按比例缩小。因此沟道电场强度E=VZ1.g不断增强(漏 极附近电场最强),导致载流子速度不断增加。它们碰撞电离产生新的热载流子进而发生雪崩效应
6、,载流子越过SiSiO2势 堡进入栅极形成栅电流(即热载流子注入效应)。导致器件性能退化。为此采用1.DD结构(轻掺杂漏:就是在栅极边界下方 与漏源之间形成低掺杂的浅结扩展区,配合重掺杂漏源使漏区掺杂分布变缓,从而降低了漏区附近电场强度。这些浅漏源延 伸区的漏源pn结面向沟道的结面积减小,距沟道稍远处连接掺杂较重的结深较深的漏源,形成缓变结使耗尽层相对沟道扩展范围较小)。1.DD改善热载流子注入等短沟道效应。(mos器件工作时,载流子从源向漏运动。在漏端高电场获得能量,这些高能载流子不再与晶格保持热平衡,具有高于晶格热能(KT)的能量,故称为热载流子。当器件的漏源区电场能够穿过 沟道区并开始对
7、沟道区之间的势垒高度产生影响时,短沟道效应起作用。)见图1.DD及电场分布示意。13.口袋注入:短沟道效应产生亚阈值漏电(栅压未达到强反型(关态)时,栅长0.25m或更小时漏源漏源耗尽区靠近, 出现较大的漏源电流即亚阈值漏电)。为减少亚阈值电流,增加一次沟道离子注入即口袋(pocket)注入以增加沟道区和 漏源区衬底的杂质离子浓度,减小漏源与衬底的耗尽区横向扩展宽度(防止漏源穿通)。见示意图口袋注入。口袋注入用于0.18以下的短沟道器件,(注入离子与阱同类型,n阱注入n型杂质,P阱注入P型杂质)注入深度大于1.DD深度。1.4 睡为了掩蔽1.DD结构,防止重掺杂源漏离子注入影响轻掺杂漏,1.D
8、D位于侧墙正下方(详见前面的图1.DD) 。 90nm以下节点采用双重侧墙,多晶硅栅刻蚀完淀积一层氮氧化硅50150A成为补偿隔离,补偿隔离刻蚀后留下20A氧化层。1.DD 注入之后,再做主隔离如图71.5 .应力技术:特征尺寸90rm及以下时,短沟道效应亚阈值电流成为发展的阻碍,提高沟道掺杂在一定程度可抑制短沟道 效应,但这样会增加沟道库伦散射,使载流子迁移率下降,导致器件速度降低。通过选择性外延应变硅技术可以提高载流子 迁移率。(淀积硅在绝缘体上很难成膜,在硅衬底暴露区可外延生长之即选择性外延)NMOS漏源生长SiC,PMOS漏源生 长SiGe.应变硅技术通过拉伸或压缩硅晶格达到器件尺寸不
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 浅谈 现代 集成电路 28 nm 芯片 制造 工艺 前端 FEOL