计算机组成原理实践环节第4部分计算机组成原理实验.ppt
《计算机组成原理实践环节第4部分计算机组成原理实验.ppt》由会员分享,可在线阅读,更多相关《计算机组成原理实践环节第4部分计算机组成原理实验.ppt(25页珍藏版)》请在第壹文秘上搜索。
1、计算机组成原理实验计算机组成原理实验PLD部件实验部件实验一、总线传输实验一、总线传输实验二、运算器部件实验二、运算器部件实验三、存储部件实验三、存储部件实验一一 总线传输实验总线传输实验 1.实验器材实验器材 FD-CES实验仪一台实验仪一台,PLD实验板一块。实验板一块。2.实验要求实验要求 把两个数据分别写入把两个数据分别写入74373和和74374中,中,再使用再使用RAM作中间单元来交换这两个数据。作中间单元来交换这两个数据。3.实验框图实验框图 见图见图1。图图1 总线传输实验框图总线传输实验框图 4.实验原理实验原理 本实验中,本实验中,M、BUF位于实验仪内,位于实验仪内,M为
2、为6116RAM,IAB10IAB0为它的地址线为它的地址线(IAB10应等于应等于0),RC为有效为有效“读信读信”号,号,WC为有效为有效“写入写入”信号,信号,BUF为为74245,在按下实验仪的控制台的,在按下实验仪的控制台的STEP键后,键后,LED数码管的小数点亮,这时数码管的小数点亮,这时RF=0,允许允许74245,DIR控制控制74245导通方向导通方向:0为为A-B(读出读出RAM),1为为B-A(写入写入RAM)。IDB7IDB0为实验仪的内部总线,可接为实验仪的内部总线,可接Ll5L8来显示来显示IDB的数的数据。据。74244为为8位三态门,位三态门,OE=0时,把时
3、,把K7K0的数的数据输入到据输入到IDB上。上。74377为为8位位D触发器,触发器,CK为上跳有效时钟,为上跳有效时钟,EN为允许输入为允许输入(恒接为恒接为0),它的输出接,它的输出接L8Ll5。74373为为8位带三态透明锁存器,位带三态透明锁存器,GT为接数门控为接数门控端,端,OE为输出控制,为输出控制,OE=0时锁存器输出至时锁存器输出至IDB。74374为为8位位D触发器,触发器,CK为电平上跳有效接数为电平上跳有效接数时钟,时钟,OE为输出控制,为输出控制,OE=0时时74374输出至输出至IDB。5.实验设计实验设计 在使用在使用PLD实验板完成本实验时,需注意以下几实验板
4、完成本实验时,需注意以下几个问题个问题:(1).读入读入ispLSI2096部件实验引脚定义表。部件实验引脚定义表。(2).需定义需定义U244A0A7、U374Q0Q7、U377Q0Q7、U373Q0Q7和它们的控制信号和它们的控制信号U244OE、U374CK、U374OE、U373OE、U377CK、U377EN为内部为内部NODE。(3).74377、74374等等D触发器,需定义它触发器,需定义它们的们的NODE为为REG类型类型(ISTYPEREG)。(4).对对D触发器,需定义触发器,需定义D端输人和时钟输端输人和时钟输入的表达式,例对入的表达式,例对74374可如下定义可如下定
5、义:U374Q0.U374Q7=IDB0.IDB7;U374Q0.U374Q7.CLK=U374CK;(5).对于透明锁存器,需定义它为组合对于透明锁存器,需定义它为组合电路,例对一位锁存器,设输入为电路,例对一位锁存器,设输入为D,输出,输出为为Q,门控端为,门控端为G,可如下定义,可如下定义:Q=G&D#!G&Q;即即G=1时,时,Q=D;G=0时,时,Q保持不变。保持不变。(6).对于对于PLD芯片芯片(例例ispLSI2096),它仅允许在,它仅允许在引脚引脚PIN上有三态门,而内部上有三态门,而内部NODE不能有三态门。不能有三态门。为此,对本实验的为此,对本实验的74244、743
6、73、74374的三组的三组8位三态门可连成一组,接于位三态门可连成一组,接于PIN、IDB0IDB7上,上,它们的三态门的允许端由它们的三态门的允许端由U244OE、U373OE、U374OE控制,其中有一个为控制,其中有一个为0即允许即允许IDB的三态门,的三态门,使用一个多路开关来选择使用一个多路开关来选择7424、74373、74374之之一,具体由一,具体由U244OE、U373OE、U374OE决定哪一决定哪一个可输出至个可输出至IDB。可如下定义。可如下定义:IDB0.IDB7=(U244OE=0)&U244A0.U244A7#(U373OE=0)&U373Q0.U373Q7#(
7、U374OE=0)&U374Q0.U374Q7IDB0.IDB7.OE=!(U244OE&U373OE&U374OE);(7).由于本实验开关有限,可把由于本实验开关有限,可把M(6116)的地址线的地址线(IDB10IDB0)全部接全部接0。(8).应将副板上的应将副板上的“SW/USER”开关置于开关置于“USER”端,以使显示灯端,以使显示灯L0L23显示本实显示本实验的信息。验的信息。6.实验步骤实验步骤 (1).把把PLD实验板接至实验板接至FD-CES实验仪上。实验仪上。注意注意上右上右插座不要连。插座不要连。(2).使用使用Synario输入逻辑设计,编译生成输入逻辑设计,编译生
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 计算机 组成 原理 实践 环节 部分 实验