Ad9851芯片使用指南.docx
《Ad9851芯片使用指南.docx》由会员分享,可在线阅读,更多相关《Ad9851芯片使用指南.docx(23页珍藏版)》请在第壹文秘上搜索。
1、AD9851中文手册AD9851目录特征错误!未定义书签。应用错误!未定义书签。概述错误!未定义书签。功能方框图错误!未定义书签。AD9851详细说明错误!未定义书签。引脚功能描述.错误!未定义书签。引脚图错误!未定义书签。操作和应用错误!未定义书签。特征 180MHZ时钟速率参考时钟具有6倍倍乘器。 芯片具有高性能10位DAC和高速滞后比较器 无杂散动态范围SFDR43dB70MHZ的模拟输出。 32位频率控制字 简化控制接口:并行或串行 异步加载格式 5位相位调制和补偿能力 比较器纹波抖动80psp-p20MHz +2.7V至+5.25V单电源工作 低功耗:555毫瓦180兆赫 省电功能,
2、4毫瓦2.7V 超小28引线SSOP封装频带宽正常输出工作频率范围为072MHZ;应用 频率/相敏正弦波合成 为进行数字通信设定时钟恢复和锁定电路 通信 数字控制的ADC编码发生器 敏捷L.O应用在正交振荡器 连续波,调幅,调频,FSK信号,发射机的MSK模式。概述该AD9851是一种高度集成的设备,采用先进的DDS技术,再加上内部高速度、高性能D/A转换器,和比较器,使一个数字可编程频率合成器和时钟发生器功能化。当参照准确的时钟源,AD9851可以产生一个稳定的频率和相位且可数字化编程的模拟正弦波输出。此正弦波可直接用作时钟源,在其内部转化为方波成为灵活的时钟发生器。AD9851采用的最新的
3、高速DDS内核可接受32位的频率控制字,180MHZ系统时钟,分辨率为0.04赫兹。该AD9851包含一个特有的6REFCLK倍乘器电路,因此无需高速外部晶振。6REFCLK倍乘器使其有最小的无杂散动态范围SFDR和相位噪声特性。AD9851提供了5位可编程相位调制,使移相输出的增量为11.25。功能方框图AD9851DAC复位参考时钟输入 高速DDS模拟输出模拟输入字加我时钟频率/相位寄存器数据输入寄存器CLOCK OUTIBITX8BITS40加我5加载频率,相位,控制数据输入该AD9851包含一个内部的高速比较器。可以输出一个低抖动输出脉冲。可进行频率调整,控制能将相位调谐字异步加载到A
4、D9851并通过并行或串行方式载入。并行负载格式由五个迭代的8位控制字(字节)。第一个8位字节控制输出相位,6REFCLK倍乘器,电源关闭启用和装载模式;其余字节组成32位频率控制字。串行加载完成是通过一个40位串行数据流进入通过其中一根并行输入总线。该AD9851采用先进的具有突破性功能的CMe)S技术。供电电源仅555毫瓦功率耗散(+5V电源供电),最大时钟速率为180兆赫。该AD9851封装采用28引脚SSOP,主流AD9850为125MHz的频率。AD9851详细说明 时钟输入特性(6倍倍乘器未启动):+5V供电时最小输出频率IMHZ,最高输出频率为160MHZ。+3.3V供电时最小输
5、出频率IMHZ,最高输出频率为120MHZ。+2.7V供电时最小输出频率IMHZ,最高输出频率为IOoMHZ。 时钟输入特性(6倍倍乘器启动):+5V供电时最小输出频率5MHZ,最高输出频率为30MHZ。+3.3V供电时最小输出频率5MHZ,最高输出频率为20.83MHZ0+2.7V供电时最小输出频率5MHZ,最高输出频率为16.66MHZ0输入阻抗:IMQ输出阻抗:12OkQ 宽带无杂散动态范围1.1MHz模拟输出(DCto72MHz)+25oCIV6064dBc20.1MHz模拟输出(DCto72MHz)+25oCIV5153dBc40.1MHz模拟输出(DCto72MHz)+25CIV5
6、155dBc50.1MHz模拟输出(DCto72MHz)+25oCIV4653dBc70.1MHZ模拟输出(DCto72MHz)+25oCIV4243dBc窄带无杂散动态范围1. 1MHZ(50kHz)+25oCV85dBc1.1MHz(200kHz)+25oCV80dBc40.1MHz(50kHz)+25CV85dBc40.1MHz(200kHz)+25oCV80dBc70.1MHz(50kHz)+25oCV85dBc70. 1MHz(200kHz)+25oCV73dBc 器件输出特性输入电容+25oCV3pF输出阻抗+25oCIV500k输入偏差电流+25oCI12A输入电压范围+25CI
7、V05V器件输出特性1.ogicT+5VSupply+25oCVI+4.8V1.ogicT+3.3VSupply+25oCVI+3.1V1.ogicT+2.7VSupply+25oCVI+2.3V1.ogic0Voltage+25oCVI+0.4V连续的输出电流+25。CIV20mA滞后现象+25oCIVlOmV传输延时25oCIV7ns转换频率(1Vp-pInputSineWave)+25oCIV200MHz上升/下降时间,15PFOutputLoad+25oCIV7ns输出抖动(p-p)3+25oCIV80ps(p-p) 时钟输出特性输出抖动(时钟发生器配置,40MHz1V峰峰值输入正弦波
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- Ad9851 芯片 使用指南