数字电子系统的抗干扰设计.docx
《数字电子系统的抗干扰设计.docx》由会员分享,可在线阅读,更多相关《数字电子系统的抗干扰设计.docx(24页珍藏版)》请在第壹文秘上搜索。
1、数字电子系统的抗干扰设计摘要:要紧描述了数字电子系统中不易解决的电源噪声干扰与传导干扰问题,并介绍了几种解决问题的途径与方法。关键词:电源;传导;干扰;抑制1引言每个电气工程师与电气工程技术人员都希望他所设计的设备工作可靠,不可能被其它设备干扰,也不可能干扰其它设备。但是,由于电气噪气与电磁干扰几乎无处不在,因此,我们设计的产品往往达不到这些目标。假如不能有效地解决这些问题,我们可能务必放弃这些项目或者者采取修修补补的办法,这样一来既浪费了我们投资项目的所有的时候问、资金与努力,又可能使产品性能大打折扣。二:通常在工作的开始就务必将干扰措施设计成产品。这通常包含四个步骤的过程:熟悉干扰的类型与
2、来源干扰源:是指产生干扰的元件、设备或者信号,用数学语言描述:dudt,didt大的地方就是干扰源。如:继电器、雷电、电机、可控硅、高频时钟等都可能在设计电路时尽量消除或者减小这些干扰对系统的影响;设计线路板、导线的结构尽量消除这些问题,必要时,使用干扰抑制器件;(4)将系统分成模块调试,保证每个子系统组装正确无误、工作正常,在进行进一步组装前不可能有任何问题。通过一开始就正确地设计系统,经常提早完成任务,成本也较低。干扰通常有电源噪声干扰、空间干扰(即场干扰)与传导干扰。空间干扰都通过电磁波辐射窜人系统;传导干扰则通过与系统相连接的导线,如,以与前向通道与后向通道等进人系统;电源噪声干扰有过
3、压、欠压、浪涌电压、尖峰电压等。2.1抗干扰设计的几个原则:即尽可能的减小干扰源的du/dt,di/dto这是抗干扰设计中最优先考虑与最重要的原则,常常会起到事半功倍的效果。减小干扰源的dudt要紧是通过在干扰源两端并联电容来实现。减小干扰源的di/dt则是在干扰源回路串联电感或者电阻与增加续流二极管来实现。抑制干扰源的常用措施如下:继电器线圈增加续流二极管,消除断开线圈时产生的反电动势干扰。仅加续流二极管会使继电器的断开时间滞后,增加稳压二极管后继电器在单位时间内可动作更多的次数。在继电器接点两端并接火花抑制电路(通常是RC串联电路,电阻通常选几K到几十K,电容选O.OlixF),减小电火花
4、影响。给电机加滤波电路,注意电容、电感引线要尽量短。电路板上每个IC要并接一个0.OliXF0IlXF高频电容,以减SIC对电源的影响。高频电容的布线,连线应靠近电源端并尽量粗短,否则,等于增大了电容的等效串联电阻,会影响滤波效里No布线时避免90度折线,减少高频噪声发射。可控硅两端并接RC抑制电路,减小可控硅产生的噪声(这个噪声严重时会把可控硅击穿的)。2. 2切断传播途径:按干扰的传播路径可分为传导干扰与辐射干扰两类。所谓传导干扰是指通过导线传播到敏感器件的干扰。高频干扰噪声与有用信号的频带不一致,能够通过在导线上增加滤波器的方法切断高频干扰噪声的传播,有的时候也可加隔离光耦来解决。电源噪
5、声的危害最大,要特别注意处理。所谓辐射干扰是指通过空间辐射传播到敏感器件的干扰。通常解决方法是增加干扰源与敏感器件的距离,用地线把它们隔离与在敏感器件上加蔽罩。2.3提高系统本身的抗干扰能力,降低系统对噪声的敏感程度。三数字电路的硬件抗干扰措施:1 .器件使用时的抗干扰措施器件的选择:关于数字集成电路,通常噪声容限越高,传输延时越大,其抗干扰性能越好,因此,CMOS要比1VrL集成电路的抗干扰性能好。负载的操纵:当某种集成电路输出所带的负载电路超过规定的扇出时,会使电路输出的高电平值降低,低电平值升高,从而导致电路的噪声容限降低,容易受干扰影响。因此在器件使用时应注意控制电路的输出负载不要超过
6、所规定的扇出,并应尽量留有余地。空端的处理:关于不用的集成电路输入与操纵端,容易通过分布电容进入端子对电路产生干扰。因此,不用的输入与操纵端应接上合适的逻辑电平。2 .电路设计时的抗干扰措施电路状态转换引起的振荡及其抑制:通常IVrL与CMOS电路在状态转换瞬间,会成为一个具有很高增益的放大器。当输入波形在阀值邻近有缓慢变化或者很小波动时,就会被放大,使输出波形的沿产生很大振荡。这种振荡造成下级电路的误触发。抑制这种干扰的办法有两种,一是对输入波形前后沿时间较长的信号应加一级斯密特电路整形,将输入波形的前后沿变陡;二是避免利用微分电路直接产生脉冲作触发信号。电路延迟不一致引起的毛刺及其消除:由
7、于信号经各支路传输的延时不一致,逻辑运算后会产生“毛刺”,形成干扰。能够在电路中使用滤波、时间选通与同步逻辑操纵等方法来消除。滤波法,由于“毛刺”干扰的频率较高,脉宽要比信号脉宽窄得多,所以利用RC积分电路可有效地将脉宽较窄的毛刺滤除。时间选通法,即是使用延迟电路,单稳或者双稳电路构成时间选通电路,对输入有用波形进行抽样来消除“毛刺”干扰。同步操纵法,使用同步时序,使电路状态的翻转由一个脉冲触发,从而避免电路因传输延迟不一致而产生的“毛刺”。总线切换操纵引起的浮动及其克服:在微处理机及类似数字电路中,当数据DA与数据DB分别通过总线驱动器A与B上数据总线时,往往因驱动器A与B的操纵信号CA、C
8、B在逻辑上反相(存在一个门延时的切换时差)或者存在明显的切换时差,这样,操纵信号CA变高时,操纵信号CB还没变低(或者者相反),因此造成驱动器A、B都为三态,从而在这个瞬间总线呈高阻,容易耦合干扰或者处于不稳固的浮动状态。克服这种现象,除了要求操纵信号切换时间严格外,通常可在总线上加所谓的吊高电阻,即在总线到电源之间加接电阻(3-10KQ),使总线在操纵信号切换瞬间处于稳固的高电位,从而增强总线的抗干扰能力。3 .印制板设计时的抗干扰措施在印制板上,由于用作电路电源线、地线与信号线的印制线条具有一定的阻抗,电源线上会因电路状态改变而产生脉动干扰;地线上会造成电路间的公共阻抗耦合;信号线之间因电
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 数字 电子 系统 抗干扰 设计