集成电路基础实验cadence反相器设计.docx
《集成电路基础实验cadence反相器设计.docx》由会员分享,可在线阅读,更多相关《集成电路基础实验cadence反相器设计.docx(3页珍藏版)》请在第壹文秘上搜索。
1、题目:反相器分析与设计姓名:白进宝学院:微电子与固体电子学院学号:201722030523签名:教师签名:摘要CMOS指互补金属氧化物(PMOS管和NMOS管)共同构成的互补型MOS集成电路制造工艺,它的特点是低功耗。由于CMOS中一对MoS组成的门电路在瞬间看,要么PMOS导通,要么NMoS导通,要么都截至,比线性的三极管(BJT)效率要高得多,因此功耗很低。本次设计的是反相器,通过电路搭建前仿真,实现其功能。然后进展幅员设计,提取寄生参数后进项后仿真。关键词:CMOS、反相器、低功耗、集成电路幅员1、技术指标要求积度耗面速功100um2大于IGHz功耗与电源电压、工作速度、负载等诸多因素有
2、关。2、电路搭建工艺库:smicl8mmrf器件参数:设置NMOS与PMOS宽长比。电路构造:如图,电路构造。有两级反相器组成,第二级为负载,因为在实际电路中电路都是带载的。分别作NMOS和PMOS的直流输出特性曲线,NMOS的阈值电压大约为0.5V左右,PMOS的阈值电压大约为0.6V左右。3、仿真(1)进展直流传输特性仿真分析图一电源电压为5V,图二电源电压为2V。可以看到图二的特性比图一好,这是由于降低的电压,从而使特性变好。继续降低电源电压为IV后,特性更好。但是当降到200ITIV时,特性反而变差。这是由于当电压降到接近于阈值电压或更低时,管子无法导通,性能变差。瞬态特性分析瞬态特性
- 配套讲稿:
如PPT文件的首页显示word图标,表示该PPT已包含配套word讲稿。双击word图标可打开word文档。
- 特殊限制:
部分文档作品中含有的国旗、国徽等图片,仅作为作品整体效果示例展示,禁止商用。设计者仅对作品中独创性部分享有著作权。
- 关 键 词:
- 集成电路 基础 实验 cadence 反相器 设计
