欢迎来到第壹文秘! | 帮助中心 分享价值,成长自我!
第壹文秘
全部分类
  • 幼儿/小学教育>
  • 中学教育>
  • 高等教育>
  • 研究生考试>
  • 外语学习>
  • 资格/认证考试>
  • 论文>
  • IT计算机>
  • 法律/法学>
  • 建筑/环境>
  • 通信/电子>
  • 医学/心理学>
  • ImageVerifierCode 换一换
    首页 第壹文秘 > 资源分类 > DOCX文档下载
    分享到微信 分享到微博 分享到QQ空间

    Ad9851芯片使用指南.docx

    • 资源ID:754611       资源大小:457.57KB        全文页数:23页
    • 资源格式: DOCX        下载积分:5金币
    快捷下载 游客一键下载
    账号登录下载
    三方登录下载: 微信开放平台登录 QQ登录
    下载资源需要5金币
    邮箱/手机:
    温馨提示:
    快捷下载时,如果您不填写信息,系统将为您自动创建临时账号,适用于临时下载。
    如果您填写信息,用户名和密码都是您填写的【邮箱或者手机号】(系统自动生成),方便查询和重复下载。
    如填写123,账号就是123,密码也是123。
    支付方式: 支付宝    微信支付   
    验证码:   换一换

    加入VIP,免费下载
     
    账号:
    密码:
    验证码:   换一换
      忘记密码?
        
    友情提示
    2、PDF文件下载后,可能会被浏览器默认打开,此种情况可以点击浏览器菜单,保存网页到桌面,就可以正常下载了。
    3、本站不支持迅雷下载,请使用电脑自带的IE浏览器,或者360浏览器、谷歌浏览器下载即可。
    4、本站资源下载后的文档和图纸-无水印,预览文档经过压缩,下载后原文更清晰。
    5、试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。

    Ad9851芯片使用指南.docx

    AD9851中文手册AD9851目录特征错误!未定义书签。应用错误!未定义书签。概述错误!未定义书签。功能方框图错误!未定义书签。AD9851详细说明错误!未定义书签。引脚功能描述.错误!未定义书签。引脚图错误!未定义书签。操作和应用错误!未定义书签。特征 180MHZ时钟速率参考时钟具有6倍倍乘器。 芯片具有高性能10位DAC和高速滞后比较器 无杂散动态范围SFDR>43dB70MHZ的模拟输出。 32位频率控制字 简化控制接口:并行或串行 异步加载格式 5位相位调制和补偿能力 比较器纹波抖动<80psp-p20MHz +2.7V至+5.25V单电源工作 低功耗:555毫瓦180兆赫 省电功能,4毫瓦2.7V 超小28引线SSOP封装频带宽正常输出工作频率范围为072MHZ;应用 频率/相敏正弦波合成 为进行数字通信设定时钟恢复和锁定电路 通信 数字控制的ADC编码发生器 敏捷L.O应用在正交振荡器 连续波,调幅,调频,FSK信号,发射机的MSK模式。概述该AD9851是一种高度集成的设备,采用先进的DDS技术,再加上内部高速度、高性能D/A转换器,和比较器,使一个数字可编程频率合成器和时钟发生器功能化。当参照准确的时钟源,AD9851可以产生一个稳定的频率和相位且可数字化编程的模拟正弦波输出。此正弦波可直接用作时钟源,在其内部转化为方波成为灵活的时钟发生器。AD9851采用的最新的高速DDS内核可接受32位的频率控制字,180MHZ系统时钟,分辨率为0.04赫兹。该AD9851包含一个特有的6×REFCLK倍乘器电路,因此无需高速外部晶振。6×REFCLK倍乘器使其有最小的无杂散动态范围SFDR和相位噪声特性。AD9851提供了5位可编程相位调制,使移相输出的增量为11.25°。功能方框图AD9851DAC复位参考时钟输入 <高速DDS模拟输出模拟输入字加我时钟频率/相位寄存器数据输入寄存器CLOCK OUTIBITX8BITS×40加我5加载频率,相位,控制数据输入该AD9851包含一个内部的高速比较器。可以输出一个低抖动输出脉冲。可进行频率调整,控制能将相位调谐字异步加载到AD9851并通过并行或串行方式载入。并行负载格式由五个迭代的8位控制字(字节)。第一个8位字节控制输出相位,6×REFCLK倍乘器,电源关闭启用和装载模式;其余字节组成32位频率控制字。串行加载完成是通过一个40位串行数据流进入通过其中一根并行输入总线。该AD9851采用先进的具有突破性功能的CMe)S技术。供电电源仅555毫瓦功率耗散(+5V电源供电),最大时钟速率为180兆赫。该AD9851封装采用28引脚SSOP,主流AD9850为125MHz的频率。AD9851详细说明 时钟输入特性(6倍倍乘器未启动):+5V供电时最小输出频率IMHZ,最高输出频率为160MHZ。+3.3V供电时最小输出频率IMHZ,最高输出频率为120MHZ。+2.7V供电时最小输出频率IMHZ,最高输出频率为IOoMHZ。 时钟输入特性(6倍倍乘器启动):+5V供电时最小输出频率5MHZ,最高输出频率为30MHZ。+3.3V供电时最小输出频率5MHZ,最高输出频率为20.83MHZ0+2.7V供电时最小输出频率5MHZ,最高输出频率为16.66MHZ0输入阻抗:IMQ输出阻抗:12OkQ 宽带无杂散动态范围1.1MHz模拟输出(DCto72MHz)+25oCIV6064dBc20.1MHz模拟输出(DCto72MHz)+25oCIV5153dBc40.1MHz模拟输出(DCto72MHz)+25°CIV5155dBc50.1MHz模拟输出(DCto72MHz)+25oCIV4653dBc70.1MHZ模拟输出(DCto72MHz)+25oCIV4243dBc窄带无杂散动态范围1. 1MHZ(±50kHz)+25oCV85dBc1.1MHz(±200kHz)+25oCV80dBc40.1MHz(±50kHz)+25°CV85dBc40.1MHz(±200kHz)+25oCV80dBc70.1MHz(±50kHz)+25oCV85dBc70. 1MHz(±200kHz)+25oCV73dBc 器件输出特性输入电容+25oCV3pF输出阻抗+25oCIV500k输入偏差电流+25oCI12A输入电压范围+25°CIV05V器件输出特性1.ogic'T'+5VSupply+25oCVI+4.8V1.ogic'T'+3.3VSupply+25oCVI+3.1V1.ogic'T'+2.7VSupply+25oCVI+2.3V1.ogic"0"Voltage+25oCVI+0.4V连续的输出电流+25。CIV20mA滞后现象+25oCIVlOmV传输延时÷25oCIV7ns转换频率(1Vp-pInputSineWave)+25oCIV200MHz上升/下降时间,15PFOutputLoad+25oCIV7ns输出抖动(p-p)3+25oCIV80ps(p-p) 时钟输出特性输出抖动(时钟发生器配置,40MHz1V峰峰值输入正弦波)+25oCV250PS(p-p)时钟输出占空比FULLIV50±10%最大绝对额定值最大节点温度+150oC存储温度一65°Cto+150oCV$+6V工作温度-40oCto+85oC数字输入-0.7Vto+Vs÷0.7V焊接温度(10sec)+300oC数字输出电流30mASSOP热阻抗82oC/WDAC输出电流30mA引脚功能描述引脚标号/助记符功能 4-1,28-25/D0-D78位数据输入.数据端口,用于装载32位的频率控制字和8位相位控制字。D7为最高位,DO=最低位D7,25引脚,也作为40位控制字串行输入引脚 5/PGND6×REFeLK倍乘器接口 6/PVCC6×REFCLK倍乘器正向供电电压引脚 7/W_CLK数据加载时钟.上升沿加载并行或串行频率/相位控制字异步输入到40-bit输入寄存器 8 /FQJJD频率更新上升沿异步加载40位数据到内部数据寄存器对DDS核心起作用.FQ_UD作用当输入寄存器只能容纳一位有效的数据。 9/REFCLOCK参考时钟输入.CMoS/TTL-电平脉冲,直接或通过6×REFCLK倍乘器.直接模式,也是系统时钟.如果6×REFCLK倍乘器采用,倍乘器输出也是系统时钟。系统时钟上升沿开始工作。 10,19/AGND模拟地(DACandComparator). 11,18/AVDD模拟电路的正向供电电压(DAC和比较器,Pin18)和带隙电压参考Pin11. 12/RSETDAC外部复位连接一3.92k电阻接地IOmA电流输出.这使得DAC的IOUTandIoUTB满量程输出成为可能.RSET=39.93/I0UT 13 /VOUTN内部比较器负向输出端 14 /VOUTP内部比较器正向输出端 15 /VINN内部比较器的负向输入端。 16 /VINP内部比较器的正向输入端。 17 DCBPDAC旁路连接.这是DAC旁路连接端连接通常为NC(无连接)以便有很好的无杂散性能。 20/IOUTB互补DAC输出具有和IOUT有相同的参数,除去IOUTB二(满量程输出TOUT).输出负载应该等于IOUT最好的无杂散性能 21/IOUTDAC输出端转换通常是一电阻或一变压器接到地.IOUT=(满量程输出-10UTB) 22/RESET主复位引脚;高电平有效;高电平清除DDS累加器和相位延迟器为OHZ和0相位,同时置数据输入为并行模式以及禁止6倍参考时钟倍乘器工作。未清除40-bit输入寄存器.RESET优先权最高 23 /DVDD数字电源引脚(+5V)。 24 /DGND数字地.引脚图D3T2 D4D2T27 D5D1叵2) 06LSB DO 725)D7 MSB*SERIAL LOADPGND 叵列 DGNDPVCC 叵AD985123)DVDDw-clk7TOP VIEW22 RESETFQ.UD叵(Not to Scale)7 OUTRefclock72 K)UTBagndQo回 AGNDAVDD 叵回 AVDDrSET 叵回 DACBPVOUTN叵i VINPVOuTPK亘I VINN操作和应用AD9851RxFigure 7.“科片速率*时怜发生器应用在快速九造友接受Figure 2.基本时钟发生器构造IOUT和IOUTB都有100C负载.两个100kC电阻器“样品”都有输出,输出值是这两个输出电压的平均值。带有470PF电容的滤波器和和施加到比较器的输入作为数字开关门限。Figure 3. 频率/和敏本机振荡器频率 混频被乘Figure 4.锁相环参考频率/相敏高频输出参考时钟TUNINGWORDOQN=2 /调谐字Figure5.Digitally-Programmable"DividebyN"FunctioninPLLEZ-KlT LITEDSP8-BITADSP2181 DATA BUSBUSAD9851FSPCBEVALUATIONBOARDADSP-2181DSPPROCESSORTPUT DECODE V LOGIC -kAD9851DDSDAC OUTFr/ RFOUTPUTAUDIO INAD1847STEREOCODEC REFOSC在一个reset命令发出后,&CLK允许独立的编程每个AD985140位输入寄存器,通过8位数据总线或串行输入用脚。FQUD脉冲发出后结果是完成这两个振荡器输出程序指定的频率和相位。FUNDAMENTALAD9851 IOUTMHz AD9851 CLOCK SPECTRUMAMPLIFIERFINAL OUTPUT SPECTRUMonl dw4FC-FOFc F0MAGEIMAGEfCLKIMAGE BANDPASS FILTERD 1201 80 240FREQUENCY - MHz240FREQUENCY - MHzFigure8.DerivingaHighFrequencyOutputSignalfromtheAD9851byUsingan"Alias"orImageSignalDIFFERENTIALi.e.l MINI-CIRCUITS T1-1TFigure 9. Differential DAC Output Connection

    注意事项

    本文(Ad9851芯片使用指南.docx)为本站会员(p**)主动上传,第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知第壹文秘(点击联系客服),我们立即给予删除!

    温馨提示:如果因为网速或其他原因下载失败请重新下载,重复下载不扣分。




    关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

    copyright@ 2008-2023 1wenmi网站版权所有

    经营许可证编号:宁ICP备2022001189号-1

    本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。第壹文秘仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知第壹文秘网,我们立即给予删除!

    收起
    展开